论文部分内容阅读
本文通过对流水线ADC的原理和电路结构进行了深入的研究,设计并且实现了基于每级1.5bit结构的,10bit40Msps的流水线ADC。本文的研究意义在于实现了ADC中低温度系数的电压基准,并且对整个系统在matlab平台下的系统级仿真。本文特色1、提出了一种新颖的1.5bit/stage流水线结构模数转换器的模型,我们对整个体系结构进行了行为级描述和方针,评估了各个误差来源对整个系统性能的影响。2、提出了电流模式的带隙基准源结构,实现了一个低温度系数的参考源,产生比较器的阈值电压,各模块的偏置电压,运放共模电压等等,并且为以后应用于更低的电源电压提供了灵活的扩展。3、采用了一种新颖的基于提升电路采样保持电路,以NMOS作为采样开关,很大程度上消除了NMOS导通电阻和输入信号的相关性。并且在采样保持电路中使用采用了增益提高结构的运算放大器,提高的运算放大器采用两级CASCODE结构实现,通过提高运算放大器的输出电阻来得到高的直流电压增益,这种结构的全差分运算放大器在面积、功耗以及建立时间上都优于传统的运算放大器。4、完成了流水线ADC的测试。