论文部分内容阅读
随着数据传输量的大幅增加,以及传输速度的不断提高,传统的I/O接口由于自身的限制越来越不能满足现实的需求。低压差分信号传输技术(LVDS)具有低噪声、高可靠性、低功耗、低成本和高集成度等优点,已经成为解决高速I/O接口问题的一种有效技术。 论文基于SMIC0.18μm1P6M标准CMOS工艺,设计了一种2.5GbpsLVDS收发电路。论文所设计的LVDS接收器由两个完全对称的电路模块组成,运用了轨到轨的前置放大器,两个模块的输出信号交叉比较后直接输出精确互补的差分信号,从而扩大了共模接收范围,有效抑制了共模噪声。论文所设计的LVDS驱动器采用双电流源模式,并引入了共模反馈(CMFB),保证了输出共模电压的精度。 论文基于SMIC0.18μm1P6M标准CMOS工艺对所设计的LVDS收发电路进行了仿真,接收器的输入信号摆幅分别为200mV和350mV,输入频率为2.5Gbps,并且考虑到了电源电压的波动,三种工艺角的仿真结果显示所设计的LVDS电路参数符合LVDS标准,LVDS接收器的输出信号上升沿抖动约为0.76ps,LVDS驱动器的输出信号下降沿抖动约为0.18ps。论文所设计的2.5GbpsLVDS接收器的有效版图面积约为83×44μm2,能应用于各种高速数据接口设计。