论文部分内容阅读
文章主要以降低传输延迟和失调电压为主要目标,完成了高速动态锁存比较器的设计,该比较器由前置放大器、锁存器和输出电路三部分构成。前置放大器采用三级高带宽低增益放大器级联,并利用输出失调校准技术来校准失调电压。在UMC110nm CMOS工艺,电源电压1.5V条件下,采用spectre对比较器整体电路和各个模块电路进行了模拟仿真,结果显示该比较器能够满足系统要求。