论文部分内容阅读
随着数字信号处理技术的发展,数字电路对模数转换器(Analog-to-digitalConverter, ADC)的采样速率要求越来越高。受目前ADC芯片发展水平的限制,单个ADC很难同时具备高速率和高精度。采用M个相对低速、高精度的ADC多通道并行工作构成时间交替模数转换(Time-Interleaved ADC,TIADC)系统,可以有效的将转换速率提高M倍。但是由于通道之间存在的通道失配误差(偏置误差、增益失配、采样时间误差),降低了TIADC的整体性能。因此,通道失配的校正技术成为研究热点。对于TIADC系统而言,通道失配误差中的增益失配和偏置误差相对容易校正。所以,本论文主要研究TIADC采样时间误差的校正问题。 本论文基于TIADC系统输出信号与模拟输入信号之间的频域关系,以泰勒近似为基础,探索系统误差信号的频域表达式,提出一种新的通过消除输出信号中的系统误差信号来校准TIADC采样时间误差的频域校正算法。论文提出的频域校正算法包括LMS-频域估计和全速率频域补偿两部分。LMS-频域估计算法以第一通道作为参考通道,利用非参考通道的输出,通过数字滤波器补偿来构建非参考通道的理想输出,并采用最小均方差算法来估计采样时间误差。全速率频域补偿算法通过消除输出信号中的系统误差信号直接对TIADC系统输出进行补偿,避免了混叠问题。 相对于传统的校正算法而言,本论文提出的频域校正算法结构简单、计算复杂度低、易于硬件实现。为了验证频域校正方法的有效性,本论文基于matlab软件建立了两通道和四通道的TIADC模型,对算法进行了仿真测试。仿真实验表明,利用本论文提出的频域校正算法可以将输出频谱的无杂散动态范围平均提高约50dB。将校正算法硬件实现,校准200MHz12位的TIADC系统。硬件测试表明,在输入41.93MHz正弦信号下,采用频域校正算法校准后,输出信号的无杂散动态范围提高约32dB。