论文部分内容阅读
近年来随着大规模集成电路与数字信号处理技术、计算机技术的发展,高精度模数转换器的需求越来越大。Σ-ΔADC是一种采用过采样、噪声整形以及数字降采样滤波技术来实现高精度的模数转换器。相比于传统的NyquistADC,Σ-ΔADC降低了对模拟电路性能以及器件匹配的要求,易于采用标准CMOS工艺实现低成本、低功耗和高精度。本文所研究的主要内容是利用开关电容技术来实现16bits音频Σ-ΔADC中调制器的设计。主要研究内容及成果如下: (1)在深入理解Σ-ΔADC的基本原理以及查阅了大量文献后,分析了Σ-Δ调制器的拓扑结构,根据所设计的16bits音频Σ-Δ调制器的精度要求,最终确立采用1位量化、三阶单环、前馈型Σ-Δ调制器的电路结构。 (2)在MATLAB中导入delta-sigma toolbox,编写程序设计出所采用调制器结构的级间系数。分析了影响Σ-Δ调制器性能的主要非理想性因素,在MATLAB/Simulink中完成了非理想条件下的Σ-Δ调制器的系统级设计,仿真结果表明调制器具有108.2dB的信噪比,有效位为17.67bits。 (3)根据系统级设计确定的参数,采用开关电容技术,完成了调制器各个组成模块的电路设计,包括一种A类跨导运算放大器(OTA)、1bit量化器、两相非交叠时钟发生器、CMOS开关、反馈DAC、带隙基准电压源以及偏置电路等,并最终完成了整个调制器的电路设计。 (4)在Cadence/Virtuoso中完成了调制器各个电路模块的版图以及整个调制器电路的版图设计。 文中的Σ-Δ调制器采用SMIC0.18μm标准CMOS工艺设计实现,采用1.8V电源,过采样率为128,采样频率为6.144MHz,处理的信号带宽为20~24KHz。设计的Σ-Δ调制器电路在音频信号带宽内具有102.3dB的信噪比,有效位为16.7bits,满足16bits精度的要求,功耗仅为2.87mW,调制器版图面积为560μm×260μm。