论文部分内容阅读
近年来,无线通信发展突飞猛进,单纯的语音通信已经不能满足用户对高速数据通信的需求,数据通信成为了运营商的新增值点。其中在IP数据业务中,又以Wi-Fi技术得到了广泛的关注,并且获得了巨大的成功。本文针对802.11b/g标准的射频接收机前端电路的设计进行理论和实现中的探索。
本文开始从系统上阐述了射频接收机系统的指标和性能要求。从经典的链路噪声分析和线性度的要求出发,以从上到下和从下到上的设计为基础,提出了从两端到中间的优化设计方法。依靠噪声和线性度所给的约束条件,从数学的角度出发得到了理论上的最优值结果。
射频芯片的第一级是低噪声放大器,这一级的噪声性能和放大性能对系统来说至关重要。从系统的角度来讲,前端模块的增益高,整体系统的噪声就得到很好的抑制。这要求低噪声放大器的增益大,噪声系数小。同时低噪声放大器需要处理高频信号,这需要它具有良好的频率响应特性。
论文的第三章着重分析了各种设计低噪声放大器的技术,并进行了比较。
射频芯片的第二级通常是混频器。这一级是连接射频信号和中频信号的桥梁。混频器的性能非常重要,需要具有高线性度,低噪声和适当的转换增益。尤其对于本文所选择的直接变频的结构还要处理Flicker噪声的影响。
论文的第四章着重分析了各种混频器的结构并进行了比较。尤其还分析了现有的各种降低低频噪声的技术,还讨论了正交调制的问题和频率分配的问题。
论文的最后一部分讨论了芯片测试环节中需要注意的一些问题。