【摘 要】
:
本文提出了一种新的动态电路设计技术──互补推动技术(Complementary Boost Logic),该电路通过SFEG(Source Following Evaluation Gate)和互补驱动两种技术,在保持了很高的U
【机 构】
:
国防科技大学计算机学院重点实验室 长沙 410073
【出 处】
:
第十一届计算机工程与工艺全国学术年会
论文部分内容阅读
本文提出了一种新的动态电路设计技术──互补推动技术(Complementary Boost Logic),该电路通过SFEG(Source Following Evaluation Gate)和互补驱动两种技术,在保持了很高的UNG的前提下,显著的提高了电路的性能。在0.13um工艺下,对多米诺逻辑和CBL进行模拟比较,在扇入分别为8、16、32的条件下,CBL电路的UNG达到了多米诺逻辑在keeper ratio=1的情况下的85%-97%,而CBL的速度分别是其同等UNG下多米诺逻辑的2.5-3.1倍。
其他文献
为了解引进多头菊品种资源在浙江的适应性以及品种资源的开发利用,以引种的56份多头菊资源为研究对象,对其28个表型性状进行了综合多样性分析.结果 表明,多头菊品种的表型性
本研究对上饶早梨两种品种‘花厅六月雪’(BR)和‘花厅黄皮消’(HR)的全基因组重测序和转录组进行关联分析.结果 表明:在进行差异InDel分析后,共有3 682个候选基因与转录组数
4-2压缩器作为高性能乘法器设计中重要的组成部分,其高速低功耗设计受到越来越多的关注。本文介绍了4-2压缩器几种不同的实现结构,并分析了各种实现结构的优缺点;回顾了采用
本文介绍了几种常见移位器结构的特点,并选择部分译码的结构采用动态电路设计了一款40位动态移位器,通过对电路结构的分析与优化,使其相比同样结构的静态设计节省了超过30%的
为了弥补CPU与存储器之间的速度差异,现代的微处理器中已经广泛的使用寄存器技术。本文设计了一款有较高速度的寄存器文件。本寄存器文件设计主要有三个部分:译码电路、存储
面对日益复杂的微处理器设计,一个功能强大的中断控制系统已成为提高微处理器性能的重要途径。中断判优逻辑是整个中断控制系统的重要组成部分,本文从可屏蔽控制器,多级排队
本研究运用转录组测序技术比较分析了象耳豆根结线虫侵染番茄根系的基因表达情况,旨在深入挖掘象耳豆根结线虫的致病相关基因.对番茄根系侵染前后的转录组数据进行差异表达分
本文设计并实现了一种高精度的CMOS基准电压源电路。在该电路中巧妙地解决了基准电压源电路中较难解决的启动问题,避免了使用额外的启动电路,因此该基准电压源电路与传统基准
本文了介绍一种新的超时管理机制。这种新的超时管理机制建立于充分分析了重传超时事件的发生的本质的基础上并重新设计超时计数器。与传统的基于计数器的超时管理机制相比,
针对64位乘法,本文提出了BOOTH算法部分积产生规则控制通路的伪1变换策略来降低延迟,还针对传统的Wallace树型乘法器进行改进优化,引入了预伪加的方法,不仅减少了延迟,也降低