【摘 要】
:
随着多核处理器成为主流,高性能片上网络(NOC)成为实现多核间互连的重要方法,用于片上网络的接口设计对于实现无阻塞的核间通信至关重要。本文基于某多核处理器的片上环形
【机 构】
:
湖南省长沙市国防科技大学计算机学院 410073
【出 处】
:
第十八届计算机工程与工艺年会暨第四届微处理器技术论坛
论文部分内容阅读
随着多核处理器成为主流,高性能片上网络(NOC)成为实现多核间互连的重要方法,用于片上网络的接口设计对于实现无阻塞的核间通信至关重要。本文基于某多核处理器的片上环形互连网络功能需求,设计了一种参数化的环网节点控制器,在非阻塞、无缓存的环网结构上实现内核、本地存储器与环网上其他节点资源三者之间的数据通信。采用将节点位置参数融入节点控制器模块输入端口的方法,实现了环网多个节点控制器的代码复用,提高了代码设计效率,大幅减少了芯片后端物理设计工作量,加快了芯片的设计周期。
其他文献
随着中国小城镇经济的快速发展,中国的城镇污水处理厂的数量也大量增加,而国家投入到污水处理的费用也越来越多,但是经济效益普遍不好,所以迫切需要加强小城镇污水处理的过程控制
随着高性能计算的发展,系统的容错能力越来越受到重视。现在新兴的硬件NVRAM由于其掉电非易失的特性为硬件容错带来了新的可能,同时函数式语言其清晰的数据结构和无副作用
中断是为使处理器具有对外界异步事件的实时处理能力而设置的.设计及优化DSP的中断控制系统和最小化中断响应时间成为DSP设计过程中的一个重要的方面.本文基于M-DSP设计
对处理器设计的验证方法可分为软件方法和硬件方法。众核体系结构处理器的逻辑规模较大,软件方法验证速度较慢,一般采取使用FPGA搭建原型系统验证。在实践过程中发现,硬
针对DSP芯片面临的"存储墙"挑战,根据指令和数据的失效特点,基于YHFT-XDSP芯片设计实现了一款带有数据过滤机制的分离式预取部件.与传统的基于减小Cache失效率的预取优化策略
随着应用需求的增加和芯片集成度的提高,处理器设计已经进入多核时代,同步机制对多核系统性能的发挥至关重要.为此,本文基于一款自主设计的12核向量DSP平台,实现了包含读写锁
人类细胞色素P450(Cytochrome P450,CYP)对许多内源性和外源性的化学物质及环境有害化学物质具有生物转化作用。其中CYP1A2是P450酶系重要的亚族之一,约占肝脏CYP酶总量的15%,居肝脏各CYP酶含量的第三位。CYP1A2参与许多前致癌物的代谢激活作用,CYP1A2还代谢多种药物,同时也负责一些内源性激素的羟化反应。CYP1A2活性存在很大的个体间差异,其遗传多态性有可能会
TSMC (Taiwan semiconductor Manufacturing Company) 20nm is considered as an extremely complex technology with many more design rules, more electrical variati
The dual interlocked cell (DICE) is known immune to single node strike because of its redundant structure.However, it is sensitive to multiple nodes strike.
Matrix2是由国防科学技术大学微电子所自主研发的一款用于无线通信领域的高性能DSP处理器,具有创新的体系结构和指令集.LLVM编译架构起源于美国伊利诺斯大学,是开放源代码