论文部分内容阅读
SoC(System-on-Chip)设计中采用多级总线结构,一般分为系统总线和外围总线两部分,不同总线间设备的通信需要利用总线间的桥接电路进行.本文利用读写缓冲区,预读取延缓写入等方法,在两种具有不同工作频率、传输协议的总线间设计桥接电路构成完整的SoC总线架构,使得桥接电路减小低速总线对系统性能的影响.