论文部分内容阅读
设计了一个刷新频率达1GSPS的14位嵌入式高速数/模转换器。该数/模转换器采用了6+8分段式编码电流舵结构。电路采用片上1GHz PLL电路提供高频时钟;电流源版图布局采用Q2-Random Walk方法来获得14位精度;DAC输出级采用双路归零编码方式、电流源控制开关采用了一种结构简单的高速电流开关驱动器以提高DAC动态特性。该数/模转换器核采用0.18um 1P6M CMOS工艺实现,面积为3.1*1.5mm2。实验测试结果表明,该DAC核最大微分非线性为-0.9到0.5LSB,最大积分非线性为-1.4 到1.3LSB;在800MHz采样频率下输出频率为80MHz时的无杂散动态范围为66.47dB,在400MHz采样频率下输出频率为65MHz时的无杂散动态范围为75.79dB。