论文部分内容阅读
为了有效监测局部放电信号,利用FPGA的高速并行处理能力,设计一种基于FPGA的特高频局部放电监测硬件实现系统。文中介绍了系统的硬件设计及FPGA实现原理。系统使用提升小波变换对采集数据进行脉冲提取,然后对有效脉冲进行特征提取,最后将提取的特征参数送入PC端,使用DBSCAN将脉冲的特征提取结果进行聚类分离。实验结果表明,基于高速FPGA设计的局部放电监测硬件系统能将不同脉冲信号有效分离。