论文部分内容阅读
设计了一个用于10位100MHz采样频率的流水线A/D转换器的采样保持电路。选取了电容翻转结构;设计了全差分套筒式增益自举放大器,可以在不到5ns内稳定在最终值的0.01%内;改进了栅压自举开关,减少了与输入信号相关的非线性失真,提高了线性度。采用TSMC 0.25μm CMOS工艺,2.5V电源电压,对电路进行了仿真和性能验证,并给出仿真结果。所设计的采样保持电路满足100MHz采样频率10位A/D转换器的性能要求。