论文部分内容阅读
介绍了高速数据存储系统中的数据采集和缓冲技术,以FPGA EP2C8Q208为逻辑控制单元,通过LVDS接口接收高速CCD相机下发的图像数据,采用并行扩展和乒乓操作技术实现了高速数据的无缝缓存。应用FPGA内部的NIOSII主控制器将FLASH中存储的数据通过USB接口上传至上位机。结果表明,该设计为低速存储器FLASH存储高速实时数据提供了可靠的解决方案。