论文部分内容阅读
CPLD(可编程逻辑器件)为数字系统的设计带来了灵活性,它的时钟延迟可达纳秒级,结合其并行工作方式,在超高速领域和实时测控方面有非常广泛的应用。本次设计用CPLD产生时序波形控制LCD,取代了直接由FS8610模拟产生时需波形控制LCD的方法,这大大减少了FS8610的负担,提高系统运行的速度。