论文部分内容阅读
实现随机等效采样系统的关键技术是短时间测量和波形重构技术。传统系统中使用的时间测量方法里,精度较高且节省成本的是游标卡尺法,但由于其难以产生两个频率极其接近的时钟从而增加了系统的实现难度。该系统的实现中,使用了状态法——通过调用PLL构成内插时钟并捕获有效边沿对应的状态来测量时间,该方法兼顾了测量精度和硬件成本;同时,该系统也简化了波形重构用到的随机排序算法,进一步降低了系统实现的复杂度,最后在FPGA开发板上验证了此方法的正确性与可行性。