混合烧结高散热导电胶的封装应用及性能

来源 :半导体技术 | 被引量 : 0次 | 上传用户:lnawxu
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为满足中大尺寸背面裸硅芯片的封装应用及其高散热需求,开发了一种新型混合烧结高散热导电胶,该新型导电胶以有机二元酸表面活化的银粉颗粒、丙烯酸树脂和其他有机添加剂为原料混合制备而成.采用新型导电胶将6 mm×6 mm裸硅芯片粘接到方形扁平无引脚封装键合(QFNWB)产品上,并进行了导电胶黏度测量、X射线无损检测、导电胶和芯片粘接的破坏性推力测试、导热系数测试和可靠性试验.研究结果表明,该导电胶触变指数为7.2,烘烤后无明显气孔产生,6 mm×6 mm裸硅芯片粘接的破坏性推力为343 N,导热系数高达15 W/(m·K).与常规导电胶相比,其导热性能优异,且解决了烧结银导电胶无法应用于中大尺寸背面裸硅芯片的问题,满足产品的高散热和高可靠性要求.
其他文献
利用热管具有高效的导热能力,而半导体制冷具有无噪音、环保、制冷迅速等独特的优点,提出了一种基于热管散热的半导体热电冷水机结构.基于有限时间热力学理论,考虑包括汤姆逊效应在内的各种内部效应,建立了详细的计算模型.分析了关键运行参数和设计参数对装置最优电流和最优性能的影响,并给出了协调最大制冷率和最大制冷系数的最优参数区间.优化结果表明:当温差为20 K、电流为2.5A时,最大制冷率和最大制冷系数分别可达29.49W和1.47,相比于优化前,分别提升了55.3%和47.0%.
光刻投影物镜中透物镜的面形精度是影响光学系统成像质量的关键因素之一,而支撑变形是影响面形精度的一个非常重要的因素.为提高大口径透镜的光学检测复现性,设计了一种整体式柔性支撑结构,分析了重力作用下弹片数量和各尺寸参数等对透镜面形精度及复现精度的影响.分析结果表明:增加弹片数量、减小支撑距离透镜中心的距离及增大弹片厚度可使透镜的变形减小;可以通过缩短弹片长度、增加弹片厚度及弹片数量来提高复现精度.根据各影响因素与复现性的关系分析得到的优化参数下的复现精度为0.21 nm rms,能够满足深紫外光刻投影物镜中透
提出了一种采用高性能负压电荷泵的有源矩阵有机发光二极管(AMOLED)驱动DC-DC转换器.正输出电压(VOP)由升压转换器(BOOST)和线性稳压器(LDO)级联产生,BOOST中使用前馈方法改善线性瞬态响应,LDO保证了芯片在全负载电流范围内输出电压的纹波.负输出电压(VON)由一种新颖负压电荷泵电路产生,电荷泵仅由MOSFET构成以提高效率.提出了一种新型的转换负压的电平转换电路,降低了开关管导通电阻并提高了负压效率.采用突发(BURST)控制模式提高了轻载效率.芯片采用0.18 μm BCD工艺,
硅外延片的参数受衬底以及外延层两方面影响,研究了衬底背面SiO2层边缘去除宽度(简称去边宽度)对高阻厚层硅外延片参数的影响.对比0、0.3和0.5 mm三种去边宽度硅外延片的参数发现,去边宽度对外延层厚度不均匀性没有影响,对外延层电阻率不均匀性影响巨大,外延层电阻率不均匀性与衬底去边宽度呈正比.衬底去边宽度也会影响外延片的外观、表面颗粒以及滑移线.进一步研究了去边宽度对后续制备MOS管在晶圆片内击穿电压分布的影响,发现去边宽度越宽,晶圆片内MOS管击穿电压差越大.综合考虑外延片及其制备器件参数,选择0.3
基于GaN HEMT工艺研制了一款8~12.5 GHz宽带6 bit数字移相器.通过采用优化的宽带拓扑和集总元件,以及在片上集成GaN并行驱动器,提高了移相精度,缩小了芯片的尺寸,减少了控制端数量.测试结果表明,在8~12.5 GHz频带内,全部64个移相状态下,插入损耗小于11 dB,输入回波损耗小于-14 dB,输出回波损耗小于-16 dB,移相均方根误差小于1.8°,幅度变化均方根误差小于0.5 dB.在8 GHz频率下,1 dB压缩点输入功率高达33 dBm.芯片尺寸为5.05 mm×2.00 m
基于Sentaurus TCAD软件,研制了一款6.5 kV SiC光控晶闸管.通过优化雪崩击穿模型,对多层外延材料的规格及渐变终端技术进行研究,有效抑制了芯片表面峰值电场,实现了6.5 kV的耐压设计;此外结合实际应用需求,对器件的开通特性进行了仿真模拟.在4英寸(1英寸=2.54 cm)SiC工艺平台制备了6.5 kV SiC光控晶闸管,并对器件性能进行了测试.测试结果显示,芯片击穿电压超过6.5 kV,在4 kV电源电压以及365 nm波长紫外光触发的条件下,器件导通延迟约为200 ns,脉冲峰值电
提出了一种基于分段拟合的SiC MOSFET模型优化方法.将表征静态特性的核心单元模型优化为分段模型,以使其能同时准确表征高、低栅压下器件的静态特性.同时,在模型分段处进行线性插值以保证模型函数的连续性,基于器件漏源支路元器件参数对拟合数据进行修正以提高模型表征参数的提取准确度.此外,为提高器件的动态模型准确度,增加了栅漏结电容模型函数的分段点,并给出了分段点选择方法.将优化前后栅漏结电容模型函数和静态仿真结果与测试获得的电容曲线、转移曲线和输出曲线进行对比,曲线匹配度较高,表明提出的优化方法显著提高了动
采用0.35 μm SiGe BiCMOS工艺设计了一款集成压控振荡器(VCO)宽带频率合成器.该锁相环(PLL)型频率合成器主要包括集成VCO、鉴频鉴相器、可编程电荷泵、小数分频器等模块.其中集成VCO采用3个独立的宽带VCO完成对频率的覆盖;鉴频鉴相器采用动态逻辑结构;小数分频器中∑-△调制器模数可编程,可以精确调制多种分频值.测试结果表明,在电源电压3.3V、工作温度-40~85℃的条件下,该芯片输出频率为137.5~4400 MHz,频偏100 kHz处的相位噪声为-104 dBc/Hz,频偏1
为了防止电源反向保护电路中反接的NMOS管衬底和漏极寄生二极管正向击穿,提出了一种衬底电位自调整结构.通过在保护管衬底增加上拉耗尽型NMOS管和下拉n型双扩散(ND) MOS管,自动调整保护管在正向导通和反向截止时的衬底电位,防止其衬底和源、漏之间的寄生二极管正向导通.芯片采用0.35 μm BCD工艺完成设计和流片,保护电路版图面积为0.10 mm2,衬底电位自调整电路版图面积为0.01 mm2.测试结果表明:正向工作最大击穿电压由1V提高至9V,过电流保护值为1.4A,反向保护最大击穿电压达到了-26
氮化镓(GaN)作为第三代半导体材料的典型代表,具有高击穿电场强度和高热导率等优异的物理特性,是制作高频微波器件和大功率电力电子器件的理想材料.GaN外延材料的质量决定了高电子迁移率晶体管(HEMT)的性能,不同材料特征的表征需要不同的测量工具和技术,进而呈现器件性能的优劣.综述了GaN HEMT外延材料的表征技术,详细介绍了几种表征技术的应用场景和近年来国内外的相关研究进展,简要总结了外延材料表征技术的发展趋势,为GaN HEMT外延层的材料生长和性能优化提供了反馈和指导.