论文部分内容阅读
设计了一种对高速差分信号进行FIR滤波的滤波器结构。该结构采用FPGA内部RAM构成的异步FIFO乒乓接收高速输入数据,并以分频速率输出进行实时处理。FIR滤波器用VHDL语言和原理图相结合描述,并综合到Altera公司的Stratix系列芯片。综合结果表明.该设计能够接收高速差分信号,并能稳定工作在输入时钟的分频频率下。