基于130 nm SOI工艺数字ASIC ESD防护设计

来源 :半导体技术 | 被引量 : 0次 | 上传用户:jianrui02
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
绝缘体上硅(SOI)工艺具有寄生电容小、速度快和抗闩锁等优点,成为低功耗和高性能集成电路(IC)的首选.但SOI工艺IC更易受自加热效应(SHE)的影响,因此静电放电(ESD)防护设计成为一大技术难点.设计了一款基于130 nm部分耗尽型SOI (PD-SOI)工艺的数字专用IC (ASIC).针对SOI工艺ESD防护设计难点,进行了全芯片ESD防护原理分析,通过对ESD防护器件、I/O管脚ESD防护电路、电源钳位电路和ESD防护网络的优化设计,有效减小了SHE的影响.该电路通过了4.5 kV人体模型ESD测试,相比国内外同类电路有较大提高,可以为深亚微米SOI工艺IC ESD防护设计提供参考.
其他文献
针对沥青混凝土路面的车辙问题和水泥混凝土路面的平整度问题,半柔性路面材料提供了一种结合两者优点的解决方法。该文主要对灌注式半柔性路面材料的研究进展和应用情况进行
随着5G和人工智能等新型基础设施建设的不断推进,单纯通过缩小工艺尺寸、增加单芯片面积等方式带来的系统功能和性能提升已难以适应未来发展的需求.晶圆级多层堆叠技术作为能
基于GaAs单片微波集成电路(MMIC)工艺设计并制备了一款宽带射频前端多功能电路芯片,其包含功率放大器、限幅低噪声放大器(LNA)和收发开关.功率放大器采用平衡式结构同时选择
近年来,电力机车、电动汽车和微波通信等行业发展迅速,系统所用的电子器件具有大功率、小尺寸、高集成和高频率等特点.为满足电子器件散热、密封和信号传输优良的需求,陶瓷基