论文部分内容阅读
本文介绍了一种用于QAM(Quadrature Amplilude Modulalion)解调均衡器中乘加(乘减)器(MAC)的设计。谊设计完成了11bitlobitllbitlObit的运算。在乘加器的设计中,采用了改进的booth算法来减少部分积的数目。用压缩的wauace tree结构特产生的部分积相加,进一步减少了硬件开销,降低了功耗。通过modelsim仿真该电路可以完成所需的功能。