论文部分内容阅读
并行数字下变频和并行滤波算法是高速全数字解调算法的关键组成部分。本文基于频谱混叠最小准则,设计了固定频点的数字下变频,同时将下变频和并行滤波算法联合考虑,采用快速FIR算法设计了高效实现结构。该算法以较小的加法器资源增加换取了乘法器资源耗费量的大大降低。计算机仿真和硬件算法实现表明了该算法的有效性,相比于目前存在的同类算法,具有一定优势。