论文部分内容阅读
近年来,随着无线通信的迅猛发展,人们对通信设备功能的多样性和功能的稳定性需求逐步提高,这也对通信设备的心脏即频率源相应地提出了更高的要求,频率源的输出频率、工作带宽、变频速度、相位噪声、以及杂散抑制度等尤为突显,其中频率源相位噪声的提高对通信设备性能具有重要意义。本文以制作三个频率源为目的,对低相位噪声的频率源进行了分析和讨论,进而研究设计出满足要求模块。主要研究内容如下:首先,针对频率源的发展历史以及国内外的发展动态进行了阐述,并给出了评价频率源性能的技术指标;然后,针对当前比较主流的两种频率合成技术——锁相合成技术和直接数字合成技术进行了详细的介绍,并对频率源中相位噪声的来源做出了相应的分析;最后,在设计制作之前,针对常用的多种合成方案给出了分析与总结。本文基于数字锁相环合成技术,设计出了三个单频点输出、输出频点较低的频率源,其中输出信号的相位噪声是设计的重点。为了得到低噪声的输出信号,本文通过选用高性能的晶振、低噪声的锁相芯片,尽量控制电纹波等方法来进行相位噪声来源的控制,在芯片的控制上,根据资料建议,尽量让芯片工作在最佳状态,实现整个模块的最佳工作状态,以及良好的控制相位噪声恶化。本设计借助软件仿真的手段确定了锁相环的关键电路——环路滤波器的相关参数,使用VHDL语言编程控制可编程控制芯片从而实现对锁相环寄存器的控制。该设计的最后布局和走线在protel软件中完成,用FR-4基板制作PCB板并对电路进行调试。测试结果表明:两个输出81.84MHz的时钟板频率源的相位噪声满足了设计要求的-105dBc/Hz@10kHz,甚至优于设计指标;而第三个频率源北斗本振源的相位噪声达到了-95dBc/Hz@10kHz,也满足了设计要求。