论文部分内容阅读
高速信号采集显示系统通过使用大规模集成电路和液晶显示器,起到了一个简易示波器的作用,可以把模拟信号经过处理后直观地显示出来,方便了对信号的处理与分析。本文对高速信号采集显示系统的设计和实现进行了详细论述,提出了一种新的设计思路,并充分体现了系统体积小、功能强的设计要求。 本文中设计的高速信号采集显示系统采用非常简洁的DSP+FPGA设计结构,使用LCD显示器,并为用户提供友好的菜单界面。TI公司的TMS320VC5416作为系统的核心,它调控整个系统的运行,同时完成对数据的处理。ALTERA公司的FPGA(现场可编程门阵列)作为系统的外围控制器,实现系统的其它很多功能模块,包括LCD(液晶显示)控制器、FIFO(先进先出存储器)、采样时钟控制器,等等。 本论文对系统的设计与实现进行了研究。论文的主要研究工作包括:系统的硬件设计;整个系统软件的编写,其中主要在于开发DSP的程序和FPGA的VHDL程序。 本系统的实现为实验中的信号处理与分析提供了一个比较实用和可靠的测试平台。