论文部分内容阅读
视频模拟前端芯片主要的功能是对模拟视频信号进行滤波、放大和量化,使模拟信号转换成可以被数字信号处理模块处理的数字信号。视频模拟前端被广泛地应用于数码相机、摄像机、数字电视和监视器等消费类电子产品中。因此,设计高性能、高兼容性、低成本的视频前端芯片具有很大的市场价值。本文的研究课题是带宽和增益可配置的高速、高精度、低功耗的视频模拟前端(videoanalogfrontend,VAFE)IP核。
本文设计了一个10位精度、100兆赫兹采样频率的视频模拟前端IP核。该IP核的主要模块有箝位电路、低通滤波器(lowpassfilter,LPF)和集成了可编程增益放大器(programmablegainamplifier,PGA)的流水线模数转换器(analogdigitalconverter,ADC)。本文研究了视频模拟前端各主要模块性能和模拟前端的整体性能之间的关系,并在这些研究的基础上,根据系统性能可配置的设计思想,提出了适合各个模块的不同的可配置方案。
作者通过研究不同结构的箝位电路,提出了适合本模拟前端的电荷泵结构的箝位电路,利用数字信号控制箝位电路的充放电电流,实现了高速高精度的箝位功能。为了满足视频信号对带宽的要求,本文提出了具有高通带、带宽可配置的低通滤波器。低通滤波器的最大带宽可达40兆赫兹,并且可以通过调节电阻阵列实现带宽可调。
最后,本文设计了一个10位100兆赫兹流水线结构的ADC。这个ADC集成了一个PGA,实现了增益可调。并且采用错列金属叉指电容和共极板金属叉指电容来代替金属-绝缘体-金属(metal-insulator-metal,MIM)电容,达到了与MIM电容接近的性能。本文还使用了对称栅压自举开关、衬底自适应变换开关、薄栅输入对管运算放大器等技术,降低了ADC的功耗并且提高了线性度。这个ADC采用0.18μm标准数字CMOS工艺进行了流片和测试,电源电压为3.3/1.8V,芯片面积为2.7mm2,测试结果显示当采样频率为100MHz,输入信号为5.1MHz,幅度为满幅(差分2V)的正弦波时,输出信号的信号-噪声-失真比(signaltonoiseanddistortationratio,SNDR)为48.7Db,有效位数(effectivenumberofbits,ENOB)为7.8位,功耗为53毫安。作者根据对ADC测试结果的研究,改进了电路,并且将ADC和箝位电路、低通滤波器整合成一个完整的VAFEIP核,该IP核已完成版图设计,目前正在流片测试阶段。