PLL-TDC式阵列读出电路设计

来源 :东南大学 | 被引量 : 2次 | 上传用户:danyuhong
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
作为激光测距以及3D成像应用的核心技术之一,红外单光子计时读出电路(Readout Integrated Circuit,ROIC)配合集成的GM-APD阵列可实现对光子飞行时间(Time-of-Flight,TOF)的高精度测量,从而获得被测目标物体的距离信息。随着激光测距成像应用要求的不断提升,ROIC系统设计应具备更低的功耗、更高的检测精度、更宽的动态以及线性范围。但随着阵列规模的扩展,系统功耗急剧增加,电路性能提升受到极大的限制。在保证系统性能的前提下扩展阵列的规模,难度日益提高。针对激光测距以及3D成像应用需求,本文设计了一种基于PLL-TDC(锁相环驱动的时间数字转换器)的阵列型ROIC电路,通过对目标物体的主动测距实现三维成像功能。首先,为满足高精度、低功耗要求,设计了一种伪三段式局部共享型时间数字转换器(Time-to-Digital converter,TDC),其中高段与中段为像素独享,低段TDC为像素共享。高段为7Bit时钟周期同步计数型TDC,中段TDC为2Bit异步计数器,其降频后的时钟驱动高段TDC,不仅可保持量程还能有效降低高段TDC的计数功耗;低段为像素共享的4Bit相位分辨型TDC,分相信号来源于PLL中VCO的四个分相时钟。其次,对TDC中采样相位信号的电路结构进行改进,压缩其建立保持时间,简化电路结构,使其更适合于阵列运用,并对TSPC结构进行低功耗优化,降低像素TDC的功耗。最后,版图设计时,选取合适的多电源梳状双端供电结构,对关键信号采用延迟匹配设计以及抑制高频信号串扰,以此提高PLL-ROIC芯片的鲁棒性。基于TSMC 0.35μm标准CMOS工艺和Cadence EDA工具,完成了PLL与规模为16×16的ROIC系统设计、前仿真、版图设计、后仿真和流片验证。在3.3V电源电压、10MHz参考时钟、15.625MHz低频传输时钟、20kHz帧频以及常温27℃条件下,测试结果表明,系统可达到0.575ns的时间分辨率以及2μs的测试量程,并且具有-0.56LSB~0.57LSB的微分非线性(DNL)、-0.9LSB~0.57LSB的积分非线性(INL),芯片功耗约为151.7mW。分辨率测试值相比于仿真结果略有增加,其它测试结果满足设计指标的要求。
其他文献
在地方高校培养"双创"教育人才的过程中,需要一批高水平、高素质的教师,促进"双创"教育的发展。当前地方高校"双创"教育师资队伍具有师资数量不足、专业课教师"理念"缺乏、教师培训机
语言实验室作为现代化语言教学的场所,只有实行科学的管理,才能实现良好的教学秩序和教学效果。在高校实验室管理过程中,充分发挥语音管理员的作用,为师生提供优质的服务。通
温岭市松门镇,濒临海滨,距石塘镇约20公里,离太平镇约22公里。据《读史方舆纪要》称:其地"在里港之外,两山相对如门,舟行其间,山上皆长古松",故名松门。因是海防要地,宋熙宁
为探索侗族建筑文化的奥秘,笔者多次深入贵州东南角的"六洞"、"九洞"一带的侗寨考察。"六洞"位于黎平东南部、从江东北部;"九洞"位于榕江东北部、从江西北部、黎平西南部。这
校企合作的模式关系到高职院校人才培养的质量,当前校企合作已由探索阶段逐步深化到产教融合阶段。文章按校企合作的密切程度,从订单培养、共建校内外实训基地、产业学院进行
(氵舞)阳河风景名胜区在贵州东部西起黄平旧州东至镇远城东月亮湾之河段,全长95公里,流经黔东南所辖的镇远、施秉、黄平三县境内。风景区的面积625平方公里,分为上(氵舞)阳和
混合学习作为网络时代教育界的宠儿,给教育改革带来了机遇与挑战。本文分析了混合学习在国内外的研究现状,将混合学习的应用划分为渠道混合、学与练混合和学与用混合三个层次
1997年8月12日下午,国家建设部部长侯捷在北京国家建设部会见了应邀前来中国访问、考察的美国国家公园代表团保罗先生一行,对他们来华访问、考察表示欢迎。侯捷部长向美国客
京城内外有如许举世闻名的名胜古迹,地处西南郊的唐朝古刹云居寺也忝列其中。然而即使算一颗星,跻身于灿烂之中,也不大会特别引人注目。云居寺被许多游客疏忽、遗漏了。距京
晚春一日,风和日丽,笔者从岳阳乘船到君山岛游览。君山岛坐落在烟波浩渺、银山堆涌的洞庭湖中,距岳阳市区15公里,与江南三大名楼之一的岳阳楼,隔水相望。 "湖光秋月两相和,潭