论文部分内容阅读
随着通信技术的不断发展,对通信质量的要求也不断提高。信道纠错编码作为提高信息传输可靠性的一种重要手段,越来越受到重视。信道纠错编码是对信号进行设计变换,使传输信号更好地抵抗信道损伤的影响,例如噪声、干扰以及衰落等,从而提高通信质量。 本课题主要根据毫米波指令制导系统中的信道抗干扰这一工程背景,对信道纠错编码进行理论分析和仿真研究。针对毫米波指令制导系统的高速率、小流量的通信特点和信道噪声干扰情况,确定了一种适合系统的编码方案——卷积交织级连码。对编码方案进行算法的软件编程设计,并采用通用可编程定点DSP芯片TMS320VC5410和其他外围器件,设计了实现算法的硬件电路系统,利用与PC机的高速串口通信电路对纠错编码算法进行了硬件调试。