论文部分内容阅读
随着无线通信的快速发展,短波通信不再是简单的语音信号的传输,还扩展到数字通信的业务范围。应用范围的大幅度扩增使得短波通信信道非常拥挤,如何在有限的信道带宽内传输大量的话音、图像、视频等信息显得尤为重要。伴随着更高调制度的非恒包络信号和多路信号叠加形成的宽带信号的应用,短波通信的传输效率显著提高,与此同时线性度大为降低。因此在保证高效率传输状态下,提高功放的线性度最为关键。本文主要对短波功放的数字预失真线性化技术进行研究。首先分析了短波通信中传输的非恒包络单边带调制信号的特点及产生方法,从而提出对短波功放线性化的必要性。并且通过功放指标和非线性指标等分析了短波功放的非线性特性,描述了几种建立功率放大器行为模型的数字预失真方法。其次提出了自适应的短波功放数字预失真系统结构设计方案,详细介绍了系统中延时估计与调整、提取训练数据、提取模型参数等数字预失真关键技术的设计方法。其中,在消除环路延时的过程中提出幅度差叠加的粗延时估计算法和部分插值精延时估计算法,实现了复杂度低,准确度高的延时估计;分析了查找表、记忆多项式、增强型Hammerstein模型的参数提取算法,并结合短波功放特性,对传统的查找表算法进行改进,提出分段式、非均匀取点的拟合方法,更加准确地拟合出了短波功放的特性曲线。然后基于改进的查找表模型,在DSP和FPGA联合开发平台上实现了短波功放的自适应数字预失真系统。系统中DSP部分主要完成数字预失真算法设计,包括功放输出线性度监测、延时估计与调整、训练数据提取和参数提取等,FPGA内主要完成预失真器模块、上下变频模块和数据收发模块等程序设计。最后结合AB类短波功放对本文研究技术及自适应数字预失真平台进行实验验证。结果表明:采用24KHz多载波宽带信号作为激励,在短波功放功率输出为125W时,输出信号的Adjacent Channel Power Ratio邻信道功率比(ACPR)改善超过20d B。