论文部分内容阅读
在现代雷达系统中,雷达接收机测试贯穿于雷达系统研制过程的各个阶段,对于确保设计合理、节约生产调试成本、提高雷达的自我保障能力具有极为重要的作用,使雷达系统处于最佳工作状态,充分发挥雷达系统的战斗力。正交采样系统参数是雷达接收机诸多参数中至关重要的参数。因此,要对雷达接收机的正交采样器的性能指标进行严格测试。传统的方法是人工利用已校准的高精度测试仪器对接收机进行逐一测量,效率低、速度慢、易出错。本课题研制开发的雷达接收机中频采样测试系统,将硬件数据采集设备和分析软件集成在一起,提高了雷达接收机测试的自动化水平。
本课题根据雷达接收机的测试需要,研究高速、大容量、多通道数据采集系统的设计与实现。该方案以动态存储器RAM为存储介质,以USB2.0接口芯片为传输媒体,以现场可编程门阵列FPGA为数字逻辑控制的核心,并通过硬件描述语言Verilog编程实现由FPGA控制RAM、USB2.0接口芯片的外围电路。通过软、硬件技术的结合,该测试系统可以自动测试中频接收机的量化信噪比、信号比噪声加失真、总谐波失真、有效位数、无杂散动态范围、双音互调失真、零偏、正交通道幅相误差、线性调频脉压特性等参数。该系统对某雷达进行了实际测试,并将其测试结果与HP等著名公司的测试仪器的测试结果进行比较,测试结果一致。本文在以下几方面做了比较详尽的阐述:
1.介绍了系统框架和流程图,并说明了该系统的特点。
2.介绍了数据采集硬件的原理、框架以及板上芯片的编程原理和流程。
3.介绍了系统主要软件的各种功能、组成模块以及在分析时采用的算法。
4.介绍了USB2.0接口的特点和USB电路、固件、驱动、应用程序的开发流程。
5.介绍了FPGA的设计方法、流程、硬件设计方案及下载配置。