切换导航
文档转换
企业服务
Action
Another action
Something else here
Separated link
One more separated link
vip购买
不 限
期刊论文
硕博论文
会议论文
报 纸
英文论文
全文
主题
作者
摘要
关键词
搜索
您的位置
首页
会议论文
6.5一种基于FPGA的QPSK解调误码测试系统
6.5一种基于FPGA的QPSK解调误码测试系统
来源 :全国第十一届信号与信息处理、第五届DSP应用技术联合学术会议 | 被引量 : 0次 | 上传用户:song656334704
【摘 要】
:
介绍了一种以测试QPSK系统为基础的硬件设计检验方法,对该测试系统的硬件总体规划及FPGA设计与实现进行了详细的论述,阐明了各个部分的工作原理,并对测试流程进行讨论及总结.
【作 者】
:
朱琳
李署坚
【机 构】
:
北京航空航天大学电子信息工程学院,北京,100083
【出 处】
:
全国第十一届信号与信息处理、第五届DSP应用技术联合学术会议
【发表日期】
:
2007年期
【关键词】
:
解调同步
误码率测试
总体规划
硬件设计
测试系统
检验方法
工作原理
测试流程
方法及
简易
基础
下载到本地 , 更方便阅读
下载此文
赞助VIP
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
介绍了一种以测试QPSK系统为基础的硬件设计检验方法,对该测试系统的硬件总体规划及FPGA设计与实现进行了详细的论述,阐明了各个部分的工作原理,并对测试流程进行讨论及总结.最后提出了实现解调同步的简易方法及误码率测试的具体实现。
其他文献
5.4 TMS320C6000系列DSP异步串行数据传输的研究与实现
MAXIM公司的MAX3111异步串行收发器,以SPI方式与Ti公司的TMS320C6000系列DSP芯片直接接口,可将DSP芯片提供的多通道同步串行接口(McBSP)扩展成异步串口,便于与微机及其他设备
会议
异步串行收发器
异步数据传输
同步串行接口
软硬件实现
直接接口
硬件连接
异步串口
芯片
工程实践
方法
多通道
验证
微机
设备
扩展
5.11基于扫描链的SOC可测试性设计
可测试性设计(DFT:Design for Testability)是芯片设计的重要环节,它通过在芯片原始设计中插入各种用于提高芯片可测试性的硬件逻辑,从而使芯片变得容易测试,大幅度节省芯片
会议
扫描链
可测试性设计
芯片设计
硬件逻辑
芯片测试
基本概念
原理
流程
成本
5.7一种基于高性能DSP和FPGA的DRFM信号处理模块的设计与应用
本文介绍了一种基于高性能DSP和FPGA的DRFM信号处理模块的设计方案,对该模块的总体设计方案、主要电路单元设计、通用性设计和信号完整性设计等内容做了详细讨论。最后列举了
会议
高性能
信号处理模块
设计方案
完整性设计
单元设计
通用性
应用
电路
自测一下看:您是否属于健康老年人
生活中,一些老年朋友常常自夸:我的身体健康得很,能吃能睡。那么,从医学角度看,一个健康老人应具备什么生理特征呢?您不妨对照一下看,可基本测试您是否健康。眼有神:眼睛是
期刊
肾功能
基本测试
小便淋沥
医学角度
脉形
生殖系统
肠功能
四肢关节
消化功能
心脏功能
5.9 FIR滤波器在TMS320VC33上的实现
介绍了FIR数字滤波器的基本原理,讨论了用TMS320VC33 DSP实现FIR数字滤波器的过程,给出了具体功能模块和工作原理。
会议
数字滤波器
工作原理
功能模块
5.10一种节省硬件资源的DFT伪码捕获实现方法
DFT伪码捕获算法在进行伪码搜索的同时估计多普勒频偏,通过将传统的二维搜索变成一维搜索提高捕获速度。为了满足捕获要求即频率估计误差在跟踪环路带宽内,需要增加DFT点数,
会议
二十五个保健新概念
1、关注电视预告你若能期望未来几天内有自己感兴趣的电视节目,心中的忧虑、愤懑、疲劳和紧张就会降低50%。2、按摩面部当疲倦劳累时,按摩或摩擦面部,从太阳穴经鼻梁一直到
期刊
面部按摩
疲劳感
摩擦面
电视节目
化学成分
人体生物钟
食中
兴奋感
谷类食物
兴奋度
风投问答:刚进场就想出场吗?
基于复杂的预测而做出的早期风险投资决策是相当愚蠢的。问:你常常听到引资时将可能的出场策略(从商业计划书中)略掉。布拉德(Brad)说,因为那策略通常是错误的。我猜想,在决
期刊
风险投资决策
风投
商业计划书
投资前
什么时候
布拉德
进场
风险投资公司
风险投资者
内部收益率
6.7 DVB-S接收机中时钟与载波同步的FPGA实现
介绍了数字滤波平方定时算法和硬判决型科斯塔斯环的基本原理,并基于这两种算法,用可编程器件FPGA实现了DVB-S接收机中的采样时钟同步和载波同步.整个设计基于XILINX公司的IS
会议
接收机
时钟同步
可编程器件
科斯塔斯环
载波同步
算法
数字滤波
逻辑综合
编程语言
硬判决
原理
芯片
设计
平台
仿真
采样
6.8 (204,188)RS码编码器的设计与FPGA实现
本文介绍了一种(204,188)RS码编码电路,电路整齐规则,具有实用价值。并用Altera公司的FPGA进行了实现,综合仿真结果表明,该电路节省资源并可达到很高的工作频率。
会议
编码器
编码电路
节省资源
工作频率
仿真结果
价值
规则
其他学术论文