多体并发共享存储控制器设计与实现

来源 :第十七届计算机工程与工艺年会暨第三届微处理器技术论坛 | 被引量 : 0次 | 上传用户:zj280078064
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  XDSP的共享存储控制器采用分体结构,并应用了连续编址和交叉编址的混合编址模式,支持无冲突多体访问,降低多请求访问同一Bank体的冲突概率。支持6请求同时访问SMC部件,并采用了"固定优先级+令牌轮转"的仲裁策略,保证DSP内核数据访问优先,兼顾所有请求访问均衡性。采用了请求字优先技术优先响应L1 Cache的访问数据,减少流水线存储访问等待时间。应用"读锁定"数据相关检查逻辑,保证DSP内核的读、写请求的数据强序。采用"双请求缓冲+双数据返回缓冲"的流水化设计技术,实现了DMA数据搬移流水化操作。建立了SMC部件的系统级验证模型,完成了SMC功能验证。通过XDSP的成功流片,证明SMC功能和性能满足芯片需求。
其他文献
  随着纳米级工艺下特征尺寸的下降,SoC芯片的性能和集成度持续上升,片上工艺随机偏差也越来越大,涉及晶体管沟道长度、沟道宽度、栅氧厚度以及阈值电压等各个方面.SRAM单
  FFT算法和Viterbi算法在数字通信系统中运用十分广泛,在传统通信系统中两者硬件结构都是分立实现的,占用了较多的硬件资源.本文对FFT和Viterbi算法过程进行了分析,根据两
会议
昆虫是一种分布十分广泛的生物,从海洋、平原到山区都有它们的存在。不同的昆虫具有不同的生活习性与生理生态特征。多数为植食性,少数为肉食性。对于研究人员与收藏家来说。
  多核多线程微处理器日益普及,其功耗问题也越发突出。传统的低功耗技术已经不能有效地降低功耗,需要从更多的方面、不同的层次对处理器的功耗进行优化。本文以Sun OpenSPAR
  内存控制器与访存调度算法对存储系统的性能有重要影响。本文围绕DRAM内存控制器和DRAM访存调度算法进行研究,详细介绍了最常用与最先进的DRAM内存控制器和DRAM访存调度算
  本文描述了通过设计一个锁相环控制器来如何实现时钟系统。时钟系统直接决定芯片的工作性能和功耗,在高性能集成电路中都是采用锁相环作为时钟源。而锁相环控制器作为锁相
  Matrix是一款用于无线通信领域的高性能DSP,具有SIMD特征,其向量处理部件(VPU)是一种可扩展向量运算簇结构,为了充分发挥Matrix体系结构中向量运算簇灵活可扩展的特点,本
随着多核技术的发展,为提高DSP芯片的并行计算能力,共享存储体得到了广泛的运用,本文结合QX芯片共享存储体的结构和布局,针对共享存储体的数据通路特点,研究了共享存储体物理设
本文针对锂离子电池正极材料的研究热点,使用微波液相结晶法制备FePO4以及通过固相法制备Li FePO4。首先,研究了微波液相结晶过程中反应时间和反应温度对结晶产率的影响;在此基础上研究了金属离子掺杂对FePO4电化学性能的影响,并利用X射线衍射分析(XRD)、扫描电镜(SEM)、电感耦合等离子体质谱(ICP-MS)以及电化学分析等手段表征了产品的晶体结构、形貌和电化学性能。其次,以葡萄糖、Li2
  针对传统Cache机制的最近最少使用替换算法在突发性访存及周期性的批量访存等情况下命中率降低的问题,提出了一种融入优先权的Cache行替换机制。该机制通过提供接口给用户