论文部分内容阅读
基于超深压微米设计的时代已经来临.随着工艺尺寸的不断下降以及频率要求的显著提高,专用集成电路(ASIC)和系统芯片(SoC)设计团队们遇到的最大的挑战已成为确保信号的完整性.本文以一个宽带无线局域网(WLAN)通信SoC芯片设计中的串扰分析过程为例,讨论了信号完整性分析过程中的主要问题及应对策略.文章首先介绍了串扰产生的原因,然后分析了串扰的几种情况及对电路的影响,进而对为如何防止串扰以达到快速时序收敛提出了几种策略,最后以一个芯片的串扰分析及修复为例讨论了这些策略在实际设计中的应用.