【摘 要】
:
多用户MIMO预编码技术,能使得用户在获得多用户分集增益的同时,通过预编码技术降低多用户间的共信道干扰(CCI:Cochannel Interference),从而提高系统容量。本文分析了多用户MIMO预编码技术:非线性预编码中的THP(Tomlinson-Harashima Precoding)算法、线性预编码中的BD(Block Diagonalization)和CI(ChannelInver
【机 构】
:
电子科技大学通信抗干扰实验室,成都,611731
【出 处】
:
2009中国西部第六届青年通信学术会议
论文部分内容阅读
多用户MIMO预编码技术,能使得用户在获得多用户分集增益的同时,通过预编码技术降低多用户间的共信道干扰(CCI:Cochannel Interference),从而提高系统容量。本文分析了多用户MIMO预编码技术:非线性预编码中的THP(Tomlinson-Harashima Precoding)算法、线性预编码中的BD(Block Diagonalization)和CI(ChannelInversion)算法。并将三种MU-MIMO预编码算法进行了仿真比较。从仿真结果可以看出,非线性预编码中的THP算法较线性预编码能获得较大的多用户系统容量。
其他文献
SPI接口可用于CPU与各种外围器件进行全双工、同步串行通信,已经成为最通用的串行接口之一。本文简单介绍了SPI总线的基本概念及其工作原理、S3C2440芯片的特点,详细介绍了EVC下SPI发射接收文件的编码步骤以及程序的实现。最后给出了硬件调试的结果,验证了Windows CE环境下SPI接口在ARM中的应用设计的正确性。
本文分析和研究了OFDM系统中多音干扰的迭代估计和消除技术,其利用参数估计理论对多音干扰参数进行初估计,重构出干扰信号;从接收信号中消除重构的干扰信号后解调出数据信息,并借助译码器对数据信息可信度进行提升;再从接收信号中消除重构的发端有用信息;据此,迭代地进行干扰的估计和消除,达到提高干扰估计准确度的效果。仿真结果表明,本方法能有效抑制多音干扰,提高系统的检测性能。
本文研究了部分频带噪声干扰下,BCH编码后的直扩/慢跳频(DS/SFH)混合扩频系统的性能,及如何优化分配编码效率、直扩增益和跳频增益使系统性能提高。
为了研究适用于低轨卫星通信系统网络的接入控制策略,在OPNET上搭建卫星仿真平台。包括卫星网络拓扑设计、节点模型、链路模型以及进程模型。该仿真平台能够模拟卫星处于透明转发以及处理转发两种模式下的呼叫处理、无线资源管理和移动位置管理功能。通过仿真实现完成两种模式下的多种性能指标的对比,验证了仿真平台的有效性。
TD-SCDMA是第三代移动通信的标准之一。而将其9载波的基带信号上采样至DAC的速率需要使用数字上变频器(DUC)来实现。DUC是用来规范信号频谱并滤除必要的上采样镜像。普通的DUC很难做到理论上同时满足各种要求,比如误码率、误差向量幅度(EVM),还有邻近信道泄露比(ACLR)。而本文设计的DUC能同时满足3GPP TS25.105中的频谱模板规定,ACLR要求,9条载波的BER性能也与理论曲
本文首先介绍了限幅法,然后分析了其不足,提出了基于峰值对消的峰平比抑制算法。通过了峰值检测的对消方法,不但峰平比(PAPR)得到了较好的抑制,而且邻近信道干扰(ACLR)也满足3GPP协议的要求。仿真表明,对于9载波TD-SCDMA信号,经过峰值对消法处理后PAPR可以降低7.1dB。
该文提出了一种基于扩展prony法的跳频信号检测方法。给出了这种跳频信号检测方法的原理,分析了基于扩展prony法检测信号频率的误差,同时,给出了基于扩展prony法检测信号频率的仿真验证结果。结果表明,仿真结果与分析结果相近。
随着移动通信系统的发展,增值业务也得到了迅猛的发展,与此而来的安全问题也越发引起了人们的注意。本文主要研究了3G移动通信中的数据保密性算法f8以及数据完整性算法f9中使用的核心算法KASUMI算法,对其原理做了分析,考虑到各种手持终端的便携特点和较低的处理能力,因此我们有必要在嵌入式上实现该算法,在对算法做了分析之后在ARM9上做了实现。
应用卷积码的译码方式,理论推导了FQPSK的MAP软解调方法,该方法能有效提取译码所需软信息,与LDPC码的SPA译码算法相结合,实现FQPSK调制与LDPC码结合的调制编码系统。理论分析和仿真结果表明FQPSK的MAP解调比Viterbi解调方式有更好的性能,降低了接收机的复杂度,与多元LDPC码联合,提高了功率的利用率和频谱效率,与QPSK相比,只有很小的性能损失,但系统的整体性能得到了提高。
LDPC是一种逼近香农限的线性分组码,多元LDPC的出现推动了其在通信系统中的应用,但其基于BP算法的译码方式由于复杂度的问题很难实现,本文基于FFT-BP算法对多元LDPC译码在大规模集成电路中进行了有效的实现,在ISE的平台上基于FPGA的VerilogHDL语言有效的仿真实现了校验矩阵为486*942维稀疏矩阵的多元LDPC的译码的过程,为多元LDPC的硬件实现提供了依据。